iSource
Lt. Junior Grade
- Registriert
- Juli 2009
- Beiträge
- 329
Hi,
ich hätte eine Verständnisfrage bzgl. der Anbindung der M.2-Schnittstellen auf dem ASUS X470 Crosshair VII Hero bei Verwendung einer Ryzen CPU ohne iGPU (konkret ein Ryzen 2700X, ist bzgl. der Anbindung aber nicht so entscheidend).
Der gewünschte Soll-Zustand sieht vor, dass auf dem Board je eine NVMe und SATA SSD im M.2-Format betrieben werden.
Das Board bietet dafür auch die notwendigen zwei M.2-Schnittstellen (M.2_1 und M.2_2). Der erste Slot (M.2_1) befindet sich unten rechts und bietet als Betriebsmodi sowohl PCIe als auch SATA. Der zweite (M.2_2) ist direkt unterhalb der CPU bzw. oberhalb des ersten PCIe Slots platziert und unterstützt nur PCIe. Der erste "große" PCIe Slot von oben wird als PCIEX16/X8_1 bezeichnet, der zweite als PCIEX8/X4_2.
Laut Anleitung zwackt der obere Slot (M.2_2) bei Verwendung Lanes von dem zweiten großen PCIe Slot (PCIEX8/X4_2) ab, welcher dann auf elektrische vier Lanes zurückfällt. Der untere Slot (M.2_1) kann sozusagen unabhängig betrieben werden, hat also keinen Einfluss auf andere PCIe Slots.
Da nur M.2_1 SATA unterstützt, würde dort die angesprochene M.2 SATA SSD landen und die NVMe SSD im M.2_2.
Meine Frage ist nun, ob ich die Anleitung und die Auswirkungen richtig verstanden habe? Ich möchte lediglich sichergehen, dass der erste PCIe Slot für die GPU elektrisch weiterhin mit vollen 16 Lanes betrieben werden kann, selbst wenn beide M.2 Slots bestückt sind.
Für Rückmeldunge, Hinweise & Co. wäre ich daher sehr dankbar
---
PS: Ich hatte mir auch schon zwei, drei Testberichte zur Skalierung von PCIe 3.0 Lanes angeschaut. In höheren Auflösungen soll die Performance bei einer Anbindung über x16 oder x8 im Bereich von Messfehlern liegen, also aktuell nahezu egal. Aber je nachdem wie sich die GPUs entwickeln, würde ich dort bei einem Upgrade nicht dann anfangen müssen, die M.2s wieder rauszunehmen, andere kaufen und so weiter.
ich hätte eine Verständnisfrage bzgl. der Anbindung der M.2-Schnittstellen auf dem ASUS X470 Crosshair VII Hero bei Verwendung einer Ryzen CPU ohne iGPU (konkret ein Ryzen 2700X, ist bzgl. der Anbindung aber nicht so entscheidend).
Der gewünschte Soll-Zustand sieht vor, dass auf dem Board je eine NVMe und SATA SSD im M.2-Format betrieben werden.
Das Board bietet dafür auch die notwendigen zwei M.2-Schnittstellen (M.2_1 und M.2_2). Der erste Slot (M.2_1) befindet sich unten rechts und bietet als Betriebsmodi sowohl PCIe als auch SATA. Der zweite (M.2_2) ist direkt unterhalb der CPU bzw. oberhalb des ersten PCIe Slots platziert und unterstützt nur PCIe. Der erste "große" PCIe Slot von oben wird als PCIEX16/X8_1 bezeichnet, der zweite als PCIEX8/X4_2.
Laut Anleitung zwackt der obere Slot (M.2_2) bei Verwendung Lanes von dem zweiten großen PCIe Slot (PCIEX8/X4_2) ab, welcher dann auf elektrische vier Lanes zurückfällt. Der untere Slot (M.2_1) kann sozusagen unabhängig betrieben werden, hat also keinen Einfluss auf andere PCIe Slots.
Da nur M.2_1 SATA unterstützt, würde dort die angesprochene M.2 SATA SSD landen und die NVMe SSD im M.2_2.
Meine Frage ist nun, ob ich die Anleitung und die Auswirkungen richtig verstanden habe? Ich möchte lediglich sichergehen, dass der erste PCIe Slot für die GPU elektrisch weiterhin mit vollen 16 Lanes betrieben werden kann, selbst wenn beide M.2 Slots bestückt sind.
Für Rückmeldunge, Hinweise & Co. wäre ich daher sehr dankbar
---
PS: Ich hatte mir auch schon zwei, drei Testberichte zur Skalierung von PCIe 3.0 Lanes angeschaut. In höheren Auflösungen soll die Performance bei einer Anbindung über x16 oder x8 im Bereich von Messfehlern liegen, also aktuell nahezu egal. Aber je nachdem wie sich die GPUs entwickeln, würde ich dort bei einem Upgrade nicht dann anfangen müssen, die M.2s wieder rauszunehmen, andere kaufen und so weiter.
Zuletzt bearbeitet: