Du verwendest einen veralteten Browser. Es ist möglich, dass diese oder andere Websites nicht korrekt angezeigt werden. Du solltest ein Upgrade durchführen oder einen alternativen Browser verwenden.
NewsIntel Core i5-12490F: Hybrid für China ohne GPU mit mehr Takt und mehr L3-Cache
Der L3 Cache (um den es hier geht) ist übergreifend für alle Cores. Der L2 Cache hängt an den einzelnen Cores. Der L2 von den (vermutlich deaktivierten) E-Cores wird hier nicht weiterverwendet.
Der L3 Cache (um den es hier geht) ist übergreifend für alle Cores. Der L2 Cache hängt an den einzelnen Cores. Der L2 von den (vermutlich deaktivierten) E-Cores wird hier nicht weiterverwendet.
Nee, der L3 Cache besteht hier aus kleinen Stücken. Zwischen jedem P-Core und dem Ringbus sind es 3 MB. Jeweils 4 E-Cores teilen sich 2MB (3MB bei den 8+8 Modellen).
Das Problem ist, je mehr Teilnehmer am Ringbus hängen, umso schlechter werden dessen Latenzen. Auch ist mir noch nicht klar welche Daten in den Cache gelangen, wenn kein Kern dran hängt.
Es wird noch interessant, wenn die ganzen Nerds alle möglichen Varianten von Alter Lake durch testen. Unterschiedliche Cache Größen, Latenzen, Ringbus Teilnehmer, .........
In China ist man preis-sensitiver und der Spread psychologisch breiter als in Deutschland, wo man weiß, dass Kunden (≠ Integratoren wg. Menge) einen Zehner mehr für ein besseres Produkt hinzulegen bereit sind.
Vor Jahren musste in Laptops unbedingt eine diskrete GPU sein, weil der chinesische Markt das wollte.
Da spielte es auch keine Rolle, wenn diese langsamer war, als die iGPU.