Du verwendest einen veralteten Browser. Es ist möglich, dass diese oder andere Websites nicht korrekt angezeigt werden. Du solltest ein Upgrade durchführen oder einen alternativen Browser verwenden.
Beide Steckplätze sind über den Chipsatz angebunden, und der ist über den DMI mit der CPU nur über x4 verbunden. Du wirst also aus beiden nicht zeitgleich die volle Bandbreite kriegen, aus einzelnen schon.
Beide Steckplätze sind über den Chipsatz angebunden, und der ist über den DMI mit der CPU nur über x4 verbunden. Du wirst also aus beiden nicht zeitgleich die volle Bandbreite kriegen, aus einzelnen schon.
Nur weil der Chipsatz die Lanes bereitstellt, heißt es nicht dass die mit voller Bandbreite an die CPU gehen. DMI 3.0 ist mit 4 PCIe 3.0 Lanes angebunden. Alles was durch den Chipsatz geht und zur CPU muss geht dort durch, und dann begrenzt es eben die maximale Bandbreite auf x4.
Im Blockdiagram sind beide M.2 vom Chipsatz bereitgestellt.
Ah, im englischen Manual ist das Blockschaltbild. Danach stimme ich dir zu, lässt mich aber wundern..
So gesehen, sind ja dann alle PCIe Ports außer der erste über das DMI angebunden, das ist ja total scheiße.
Zuletzt bearbeitet von einem Moderator:
(Zitat des unmittelbar vorangestellten Beitrags entfernt)
Es müssen ja nicht alle Daten zur CPU. Nur was in den RAM soll bzw. aus dem RAM kommt.
Nur wenn du 2 Benches gleichzeitig laufen lässt ist die Limitierung vom DMI ein Problem, weil beim Bench die Daten aus dem RAM kommen und damit über den DMI laufen.