Leserartikel AMD Ryzen - RAM OC Community

Tja, mit Spannung allein kommt man nicht allzu weit.
Es gibt ja noch diverse Widerstände, Timings ... und Setups.

Geht mir ebenso. Das Ausloten braucht seine Zeit.
 
  • Gefällt mir
Reaktionen: BreadPit
Aber IOD hab ich doch auf 1,1?
oder steh ich nun auf dem Schlauch?

Oder meintest du CCD?
 
  • Gefällt mir
Reaktionen: Tanzmusikus und BreadPit
Auch mit 1,065 IOD noch diverse Fehler bei TM5...

Was würde ich dafür geben nicht alle Nase lang Fehler zu haben dort...
Ich bin für heute mal raus, morgen Abend teste ich weiter.
Bin für weitere Vorschläge offen:

1689803291710.png


Mehrfach Fehler 2, 12, 1x 10...
 
Error 2, 12 is a timeout issue, somewhere something ends too quickly or you lack voltage and cells are not recharged in time
- a sync issue with other words which's first culprit is voltage somewhere or resistance somewhere

Error 10 mostly affects the first 5 main timings
- noticed it can be tRCDWR to RD. can be tRP too, but it also can be the last two tRDWR & tRDRD which don't play well with your main tRCDWR/RD
 
Die Timings müssten die B-Die ansich ganz entspannt mitmachen. Der X3D ebenso. Ich würde dir empfehlen mal einen Blick in die OC Anleitung, die auf Seite 1 dieses Threads verlinkt ist zu schauen und dort in das Thema RTT und DrvStr einzulesen. Gut möglich, dass es daran hängt.
 
  • Gefällt mir
Reaktionen: TuXiFiED und BreadPit
Seh ich genau so @SeniorY . Ich vermute RttNom 0 ist das Problem. Ich sage immer, Rtt in dieser Reiehfolge testen: 7/3/4 , bei Fehlern 7/3/3, dann 7/3/1.

Und AddrCmdDrvStr 20.
 
  • Gefällt mir
Reaktionen: NMA, TuXiFiED und Tanzmusikus
VDDP startet man bei 0,85V - weniger ist da mehr

VDDGs kann man auch runter gehen - Brechstrange bringt halt nicht immer was
dann noch tRCDRD auf 17
CADs vom Board stellen lassen (kleiner Tipp)
RTTs sollten entweder 0/3/1 oder 7/3/1 sein - mehr braucht man nicht bei GDM On beim x3d
 
cm87 schrieb:
VDDP startet man bei 0,85V - weniger ist da mehr
Dem stimme ich grundsätzlich zu, allerdings bringen mindestens ~900mV zuverlässig bessere Leistung.
Hat z.B. @BreadPit herausgefunden und in seinem Thread beschrieben.
Ich konnte dies ebenfalls (vor allem bei höheren Frequenzen) nachvollziehen.
 
  • Gefällt mir
Reaktionen: BreadPit
Ich habe tatsächlich nicht viel mehr gemacht, als von cm87 gesagt.
Ich habe die Werte auf 0/3/1 fixiert (Disabled/3/1, vorher "Auto"), CADs hab ich auf Auto belassen und den tRCDRD Wert hab ich auf 17 gesenkt.
Danach läuft TM5 mit dem 1usmus_v3 nun sauber durch.
Und VDIMM hab ich wieder auf 1.40 abgesenkt.

1689866464179.png

So sehen die Timings nun aus.

1689866517371.png


Karhu folgt nun.
 

Anhänge

  • 1689866504873.png
    1689866504873.png
    42,7 KB · Aufrufe: 96
  • Gefällt mir
Reaktionen: NMA und Tanzmusikus
Nee Du, da fehlen aber noch 22 Durchgänge von TM5 und zusätzlich 10.000% Karhu.

Ansonsten wäre es natürlich echt klasse.
 
Bei Karhu bin ich derzeit bei ~3600% ohne Fehler.

Ich seh grad in der 1usmus Config steht Cycles=3...
Ich fix das mal...

Ich muss aber gestehen, dass ich geneigt bin bei ~5000-6000 Cycles heute zu beenden, da ich auch noch bissel was zocken wollte.
Dann morgen, wenn ich beim Kunden bin - dann kann ich Karhu bis zum erbrechen laufen lassen und/oder TM5 ^^

In Anbetracht der 3 Cycles oben starte ich wohl mit TM5...
Aber bis dahin kam ich zuvor tatsächlich nie ohne Fehler, die Fehler traten immer schon im Cycle 1, 2 oder 3 auf...
Insofern bin ich verhalten optimistisch...
 
Zuletzt bearbeitet:
Bei mir stehen 25 Cycles in der TM5 1usmus_v3-Config.
 
Das ist der Content der Datei bei mir:

Code:
Memory Test config file v0.02
Copyrights to the program belong to me.
Serj
testmem.tz.ru
serj_m@hotmail.com

[Main Section]
Config Name=Default
Config Author=1usmus_v3
Cores=0
Tests=16
Time (%)=100
Cycles=3
Language=0
Test Sequence=6,12,2,10,5,1,4,3,0,13,9,14,7,8,1,11,15

[Global Memory Setup]
Channels=2
Interleave Type=1
Single DIMM width, bits=64
Operation Block, byts=64
Testing Window Size (Mb)=880
Lock Memory Granularity (Mb)=16
Reserved Memory for Windows (Mb)=128
Capable=0x0
Debug Level=7

[Window Position]
WindowPosX=3511
WindowPosY=492

[Test0]
Enable=1
Time (%)=100
Function=RefreshStable
DLL Name=bin\MT0.dll
Pattern Mode=0
Pattern Param0=0x0
Pattern Param1=0x0
Parameter=0
Test Block Size (Mb)=0

[Test1]
Enable=1
Time (%)=100
Function=SimpleTest
DLL Name=bin\MT0.dll
Pattern Mode=1
Pattern Param0=0x1E5F
Pattern Param1=0x45357354
Parameter=0
Test Block Size (Mb)=16

[Test2]
Enable=1
Time (%)=100
Function=SimpleTest
DLL Name=bin\MT0.dll
Pattern Mode=2
Pattern Param0=0x14AAB7
Pattern Param1=0x6E72A941
Parameter=254
Test Block Size (Mb)=32

[Test3]
Enable=1
Time (%)=100
Function=MirrorMove
DLL Name=bin\MT0.dll
Pattern Mode=0
Pattern Param0=0x0
Pattern Param1=0x0
Parameter=1
Test Block Size (Mb)=0

[Test4]
Enable=1
Time (%)=100
Function=MirrorMove128
DLL Name=bin\MT0.dll
Pattern Mode=0
Pattern Param0=0x0
Pattern Param1=0x0
Parameter=510
Test Block Size (Mb)=0

[Test5]
Enable=1
Time (%)=100
Function=MirrorMove
DLL Name=bin\MT0.dll
Pattern Mode=0
Pattern Param0=0x0
Pattern Param1=0x0
Parameter=4
Test Block Size (Mb)=0

[Test6]
Enable=1
Time (%)=100
Function=SimpleTest
DLL Name=bin\MT0.dll
Pattern Mode=2
Pattern Param0=0x5D0
Pattern Param1=0x143FBC767
Parameter=125
Test Block Size (Mb)=1

[Test7]
Enable=1
Time (%)=100
Function=SimpleTest
DLL Name=bin\MT0.dll
Pattern Mode=0
Pattern Param0=0x0
Pattern Param1=0x0
Parameter=0
Test Block Size (Mb)=2

[Test8]
Enable=1
Time (%)=100
Function=SimpleTest
DLL Name=bin\MT0.dll
Pattern Mode=2
Pattern Param0=0x153AA
Pattern Param1=0xDC7728C0
Parameter=358
Test Block Size (Mb)=0

[Test9]
Enable=1
Time (%)=100
Function=SimpleTest
DLL Name=bin\MT0.dll
Pattern Mode=0
Pattern Param0=0x0
Pattern Param1=0x0
Parameter=0
Test Block Size (Mb)=4

[Test10]
Enable=1
Time (%)=100
Function=SimpleTest
DLL Name=bin\MT0.dll
Pattern Mode=2
Pattern Param0=0x2305B
Pattern Param1=0x97893FB2
Parameter=477
Test Block Size (Mb)=8

[Test11]
Enable=1
Time (%)=100
Function=SimpleTest
DLL Name=bin\MT0.dll
Pattern Mode=2
Pattern Param0=0x98FB
Pattern Param1=0x552FE552F
Parameter=8568
Test Block Size (Mb)=16

[Test12]
Enable=1
Time (%)=100
Function=SimpleTest
DLL Name=bin\MT0.dll
Pattern Mode=2
Pattern Param0=0xC51C
Pattern Param1=0xC50552FE6
Parameter=787
Test Block Size (Mb)=32

[Test13]
Enable=1
Time (%)=100
Function=SimpleTest
DLL Name=bin\MT0.dll
Pattern Mode=2
Pattern Param0=0xB79D9
Pattern Param1=0x253B69D94
Parameter=8968
Test Block Size (Mb)=64

[Test14]
Enable=1
Time (%)=100
Function=MirrorMove
DLL Name=bin\MT0.dll
Pattern Mode=0
Pattern Param0=0x0
Pattern Param1=0x0
Parameter=16384
Test Block Size (Mb)=0

[Test15]
Enable=1
Time (%)=100
Function=MirrorMove128
DLL Name=bin\MT0.dll
Pattern Mode=0
Pattern Param0=0x0
Pattern Param1=0x0
Parameter=2
Test Block Size (Mb)=0

So...
Mit bisher fehlerfreien ca. 6000% Prozent breche ich für heute ab... morgen geht es in die Runde zwei.
Jetzt ein wenig Real-World-Testing mit Gaming :-)
1689876444294.png
 
Zuletzt bearbeitet:
  • Gefällt mir
Reaktionen: Tanzmusikus
Hm... stimmt. Original sind 3 Runden.
Ich hab das wohl irgendwo gelesen und 25 daraus gemacht.

Dann ist ja alles in Ordnung mit deinen Tests - Gratulation !! :daumen:
 
Ich mach morgen dann aber trotzdem noch die 10000% Karhu und die 25 Runden TM5.

Und danach würd ich, wenn das stable ist gerne versuchen doch noch etwas weiter zu optimieren.
Nächster Schritt wäre dann ja vermutlich GDM off und erneut testen, wenn das stable ist, dann woran weiter drehen?

//edit:
Irgendwie brummt es ingame sporadisch soundtechnisch nun (wenn ich z.B. mit meinem Neffen mal Fortnite spiele im Game-Menü - aber nicht ingame) - kann das etwas mit dem RAM OC zu tun haben (?)
 
Zuletzt bearbeitet:
  • Gefällt mir
Reaktionen: Tanzmusikus
TuXiFiED schrieb:
Ich habe tatsächlich nicht viel mehr gemacht, als von cm87 gesagt.
Ich habe die Werte auf 0/3/1 fixiert (Disabled/3/1, vorher "Auto"), CADs hab ich auf Auto belassen und den tRCDRD Wert hab ich auf 17 gesenkt.
Danach läuft TM5 mit dem 1usmus_v3 nun sauber durch.
Und VDIMM hab ich wieder auf 1.40 abgesenkt.

Anhang anzeigen 1377630
So sehen die Timings nun aus.

Anhang anzeigen 1377632

Karhu folgt nun.
Dh Du hast genau nix geändert ausser tRCDRD erhöht, das DER kritische Wert schlechthin ist. So geht's natürlich auch 😉
 
  • Gefällt mir
Reaktionen: Tanzmusikus
Ja gut... fair enough...
 
  • Gefällt mir
Reaktionen: BreadPit
😉 Würde jetzt die anderen Tips berücksichtigen - VDDG Spannungen runter ( VDDP 905, CCD 875 - 975, IOD 975 - 1075 ) CADs runter - jedenfalls Addrcmdsetup 20, die anderen imho auch. RttNom 7 würd ich bei DR auch fix machen, Park 1 vs 3 vs 4 scheiden sich die Geister 😉
Ergänzung ()

Ach ja, und tRTP 6 / tWR 12 sollt gut gehen. Sonst 8 /16
Ergänzung ()

tWRTS 4
tRDWR 8
 
  • Gefällt mir
Reaktionen: Tanzmusikus und TuXiFiED
Zurück
Oben